《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA的跨時鐘域信號處理——同步設計的重要
基于FPGA的跨時鐘域信號處理——同步設計的重要
摘要: 上次提出了一個處于異步時鐘域的MCU與FPGA直接通信的實現方式,其實在這之前,特權同學想列舉一個異步時鐘域中出現的很典型的問題。也就是要用一個反例來說明沒有足夠重視異步通信會給整個設計帶來什么樣的危害。
Abstract:
Key words :

上次提出了一個處于異步時鐘域的MCU與FPGA直接通信的實現方式,其實在這之前,特權同學想列舉一個異步時鐘域中出現的很典型的問題。也就是要用一個反例來說明沒有足夠重視異步通信會給整個設計帶來什么樣的危害。

特權同學要舉的這個反例是真真切切的在某個項目上發生過的,很具有代表性。它不僅會涉及使用組合邏輯和時序邏輯在異步通信中的優劣、而且能把亞穩態的危害活生生的展現在你面前。

從這個模塊要實現的功能說起吧,如圖1所示,實現的功能其實很簡單的,就是一個頻率計,只不過FPGA除了脈沖采集進行計數外,還要響應CPU的控制。

圖1 功能模塊
圖1 功能模塊

 

 

CPU的控制總線是指一個片選信號和一個讀選通信號,當二者都有效時,FPGA需要對CPU的地址總線進行譯碼,然后把采樣脈沖值送到CPU的數據總線上。

圖2 CPU讀時序
圖2 CPU讀時序

 

對于這樣“簡單”的功能,不少人可能會給出類似下面的以組合邏輯為主的實現方式:

 

input clk;

 

input rst_n;

 

 

 

input pulse;

 

input cs_n;

 

input rd_n;

 

input[3:0] addr_bus;

 

output reg[15:0] data_bus;

 

 

 

reg[15:0] counter;

 

 

 

always @(posedge pulse or negedge rst_n)

 

if(!rst_n) counter <= 16'd0;

 

else if(pulse) counter <= counter+1'b1;

 

 

 

 

 

wire dsp_cs = cs_n & rd_n;

 

 

 

always @(dsp_cs or addr_bus)

 

if(dsp_cs) data_bus <= 16'hzzzz;

 

else begin

 

case(addr_bus)

 

4'h0: data_bus <= counter;

 

4'h1: ……;

 

……

 

default: ;

 

endcase

 

end

 

咋一看,可能你會覺得這個代碼也沒什么問題,功能似乎都實現了。而且你會覺得這個代碼簡潔,也不需要耗費多少邏輯就能實現。但是,對于這種時鐘滿天飛的設計,存在著諸多亞穩態危害爆發的可能。脈沖信號和由CPU控制總線產生的選通信號是來自兩個異步時鐘域的信號。它們作為內部的時鐘信號時,一個寫寄存器counter,一個讀寄存器counter。那么,很明顯的,存在著發生沖突的可能。換句話說,如果寄存器正處于改變狀態(被寫)時被讀取了,問題就隨著而來,如圖3所示。

 

 

圖3 數據沖突
圖3 數據沖突

 

脈沖信號pulse和CPU讀選通信號cpu_cs是異步信號,pulse什么時候出現上升沿和cpu_cs什么時候出現下降沿是不可控的。所以,如果它們很不幸的一起觸發了,那么,結果可想而知。計數器counter[15:0]正在加一,這個自增的過程還在進行中,CPU數據總線data_bus[15:0]來讀取counter[15:0],那么到底讀取的值是自增之前的值還是自增之后的值呢?或者是其它的值呢?

 

 

所示,它是一個計數器的近似模型。當計數器自增一的時候,如果最低位為0,那么自增的結果只會使最低位翻轉;當最低位為1,那么自增一的后果除了使最低位翻轉,還有可能使其它任何位翻轉,比如4’b1111自增一的后果會使4個位都翻轉。由于每個位之間從發生翻轉到翻轉完成都需要經過一段邏輯延時和走線延時,對于一個16位的計數器,要想使這16位寄存器的翻轉時間一致,那是不可能做到的。所以,對于之前的設計中出現了如圖3的沖突時,被讀取的脈沖值很可能是完全錯誤的。

 

 

 

圖4 計數器模型
圖4 計數器模型

 

 

上面的代碼是最典型的組合邏輯實現方式,是很不可行的。也許很多朋友會提出異議,也許還會提出很多類似的組合邏輯方案。但是,如果沒有同步設計的思想,不把這兩個異步時鐘域的信號同步到一個時鐘域里進行處理,沖突的問題在無法得到有效解決的。

 

那么,這個設計該如果同步呢?實現的方案其實上一次提到FPGA與MCU通信的博文里已經給出了答案。它的設計思想可以如圖5所示。圖5先是使用脈沖檢測法把脈沖信號與系統時鐘信號clk同步,然后依然使用脈沖檢測法得到一個系統時鐘寬度的使能脈沖作為數據鎖存信號,也將CPU的控制信號和系統時鐘信號clk同步了。如此處理后,兩個異步時鐘域的信號就不存在任何讀寫沖突的情況了。

 

 

 

圖5 同步處理
圖5 同步處理

 

 

這里提出來的解決方案就是使用了脈沖檢測法進行同步,還有一些其它的同步方式,譬如專用握手信號同步、異步FIFO等等。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 99久久久久国产精品免费 | 欧美日韩一区二区三区视频 | 国产伦精品一区二区三区精品 | 国产精品亚洲成在人线 | 加勒比综合在线 | 欧美成人一区二区三区在线视频 | 色综合色狠狠天天久久婷婷基地 | 国产精品亚洲一区二区在线观看 | 欧美国产成人精品一区二区三区 | 欧美精品免费在线 | 日韩一级精品久久久久 | 男人天堂视频网站 | 国产欧美在线一区二区三区 | 日韩特黄特色大片免费视频 | 国产伦精一区二区三区 | 成人精品免费网站 | 视频一区二区在线 | 欧美成人一级毛片 | 香港免费毛片 | 亚洲国产激情一区二区三区 | 国内精品久久久久久影院8f | 国产精品精品国产 | 久久综合婷婷香五月 | 国产制服 国产制服一区二区 | 在线视频 中文字幕 | 亚洲国产欧美日韩 | 亚洲精品一区二区在线观看 | 国产日韩欧美一区二区 | 97久久精品国产精品青草 | 99久久精品国产一区二区小说 | 欧美黄成人免费网站大全 | 亚色网站 | 亚洲日本在线观看网址 | 日本一区二区三区不卡视频中文字幕 | 操你.com| 日韩中文字幕在线免费观看 | 亚洲视频在线观看网站 | 亚洲好逼 | 欧美国产成人一区二区三区 | 一区二区精品在线观看 | 亚洲一区区 |