《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計(jì)應(yīng)用 > 自適應(yīng)跨平臺PSS中間件架構(gòu)及開發(fā)
自適應(yīng)跨平臺PSS中間件架構(gòu)及開發(fā)
2023年電子技術(shù)應(yīng)用第1期
王鋒,王磊,張栗榕
新華三半導(dǎo)體技術(shù)有限公司 西安研究所,陜西 西安 710075
摘要: 芯片工藝、規(guī)模不斷在提升,所包含的功能越來越復(fù)雜。多核、多線程中央處理器(Central Processing Unit,CPU),多維度片上網(wǎng)絡(luò)(Network on Chip,NoC),高速、高密度接口,各類外設(shè)等IP(Intellectual Property)集成在芯片上系統(tǒng)(System on Chip,SoC),使芯片開發(fā)階段的仿真驗(yàn)證場景極其復(fù)雜,對芯片特別是SoC開發(fā)和驗(yàn)證完備性帶來巨大挑戰(zhàn)。當(dāng)前在芯片開發(fā)領(lǐng)域,便攜式測試和激勵標(biāo)準(zhǔn)(Portable Test and Stimulus, PSS)是在UVM(Universal Verification Methodology)驗(yàn)證方法學(xué)基礎(chǔ)上進(jìn)一步解決隨機(jī)化和跨平臺的復(fù)雜組合場景定義和代碼生成難題。
關(guān)鍵詞: 芯片 PSS 中間件 驗(yàn)證 VIP
中圖分類號:TN402
文獻(xiàn)標(biāo)志碼:A
DOI: 10.16157/j.issn.0258-7998.222962
中文引用格式: 王鋒,王磊,張栗榕. 自適應(yīng)跨平臺PSS中間件架構(gòu)及開發(fā)[J]. 電子技術(shù)應(yīng)用,2023,49(1):20-25.
英文引用格式: Wang Feng,Wang Lei,Zhang Lirong. Self-adapting midware architecture & development for cross-platform PSS[J]. Application of Electronic Technique,2023,49(1):20-25.
Self-adapting midware architecture & development for cross-platform PSS
Wang Feng,Wang Lei,Zhang Lirong
Xi′an R&D Institute, New H3C Semiconductor, Xi′an 710075, China)
Abstract: With continuous evolution of semiconductor process technologies and IC (Integrated Chip) scales, more and more complex functions are integrated. Multi-core multi-thread CPU (Central Processing Unit), multi-dimension NoC (Network on Chip), high speed interfaces, kinds of peripherals and so on IP (Intellectual Property) are integrated into SoC (System on Chip). As a result, verification scenarios during IC development become extremely complicated, which leads to great challenges to the SoC development and corresponding verification completeness. Currently PSS (Portable Test Stimulus Standard) has been introduced along with the UVM (Universal Verification Methodology) for generating extensive randomized stimulus with more complicated scenarios.
Key words : IC;PSS;midware;verification;VIP

0 引言

    隨著半導(dǎo)體行業(yè)的高速發(fā)展,集成電路的規(guī)模和設(shè)計(jì)的復(fù)雜性在不斷地增大,使得芯片設(shè)計(jì)的正確性很難保證,與此同時(shí),芯片驗(yàn)證也越來越困難,成為了現(xiàn)代芯片開發(fā)周期的瓶頸[1]。隨著芯片驗(yàn)證方法學(xué)的發(fā)展,傳統(tǒng)的電子設(shè)計(jì)自動化(Electronic Design Automation, EDA)驗(yàn)證發(fā)展到與硬件加速(Emulator,EMU)平臺和FPGA(Field Programmable Gate Array)原型驗(yàn)證平臺混合的驗(yàn)證手段。而如何在模塊級、子系統(tǒng)級、系統(tǒng)級等不同層級和EDA、EMU、FPGA不同類型測試臺(Testbench,TB)上進(jìn)行測試激勵的復(fù)用,確保不同平臺驗(yàn)證的一致性,成為了新的挑戰(zhàn)[2]

    為了實(shí)現(xiàn)測試激勵的有效復(fù)用,繼UVM(Universal Verification Methodology)之后,Accellera標(biāo)準(zhǔn)組織推出了便攜式測試和激勵標(biāo)準(zhǔn)(Portable Stimulus Standard,PSS),其目標(biāo)是提供一個(gè)獨(dú)立的測試激勵來源,并在更高的抽象級別上定義激勵和場景,從而實(shí)現(xiàn)跨層級和平臺的場景描述和測試激勵復(fù)用。其主要的特點(diǎn)如下:

    (1) 通過PSS建模在更高抽象級別上指定激勵和測試,可定義面向CPU(Central Processing Unit)和各類接口協(xié)議的復(fù)雜組合場景。

    (2) 可以方便地生成隨機(jī)組合場景的C/C++或者SV (SystemVerilog)代碼,通過編譯并加載C/C++如案卷程序?qū)崿F(xiàn)CPU的驗(yàn)證場景,通過調(diào)用驗(yàn)證IP(Verification Intellectual Property, VIP)或硬件加速VIP(Accelerated VIP,AVIP)實(shí)現(xiàn)對特定協(xié)議接口的激勵。

    (3) PSS場景模型不僅可應(yīng)用于模塊級、子系統(tǒng)級和系統(tǒng)級EDA測試臺,還可以用在EMU、FPGA平臺,為不同級別的平臺產(chǎn)生相同的激勵,實(shí)現(xiàn)了測試激勵復(fù)用,確保了驗(yàn)證的一致性。




本文詳細(xì)內(nèi)容請下載:http://m.rjjo.cn/resource/share/2000005070




作者信息:

王鋒,王磊,張栗榕

(新華三半導(dǎo)體技術(shù)有限公司 西安研究所,陜西 西安 710075)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 欧美一级手机免费观看片 | 亚洲国产一区二区三区最新 | 中文字幕久久亚洲一区 | 亚洲乱码一二三四五六区 | 亚洲国产天堂久久精品网 | 日本aaaa片毛片免费 | 一本久道久久综合中文字幕 | 美女三级黄 | 精品小视频在线观看 | 国产在线精品一区二区中文 | 日韩精品午夜视频一区二区三区 | 成人久久影院 | 天天se天天cao综合网蜜芽 | 久久亚洲欧洲日产国码 | 一级aaa级毛片午夜在线播放 | 国产精品久久久久久久网站 | 色咪味成人网 | 久热国产在线视频 | 嫩草一区二区三区四区乱码 | 日本三本道 | 亚洲国产精品成人精品软件 | 国产一区二区fc2ppv在线播放 | 亚洲男人的天堂成人 | 国产精品久久久久久久久久一区 | a级毛片免费全部播放 | 一级毛片免费不卡夜夜欢 | 在线视频久草 | 国产成人精品福利网站在线 | 欧美精品片在线观看网站 | 手机看片久久青草福利盒子 | 久久99精品热在线观看15 | 日韩一区二区三区精品 | 国产精品日韩欧美在线 | 国产aⅴ一区二区三区 | 久久毛片网 | 日本精品一区二区三区在线视频一 | 日韩三级欧美 | 中文精品99久久国产 | 精品亚洲欧美高清不卡高清 | 久久99精品一级毛片 | 97精品国产91久久久久久久 |